Integrantes:

Anderson Gomez -2266242 Nicolas Rodriguez - 2266071 Michael Rodriguez -2266193 Jhon Alexis Ruiz - 2266014

## CAPTURAS REPRESENTACIÓN - LISTAS:

```
representacion-listas.rkt - taller1_flp - Visual Studio Code
      representacion-listas.rkt M X
                                                                                                                                       భ ⊵ ⊳ Ш …
Q
                 (define cir1
Ç.
                   (cir comp
                    cir_simple '(x1 x2) '(y1 y2)
                      (comp_chip
                        '(IN1 IN2)
                       '(OUT1 OUT2); Lista de cables de salida
(cir_simple '(a b) '(c)
(prim_chip (prim_nand)))))
                       (cir_simple '(d e) '(f)
                       (comp_chip ; Chip compuesto
                         '(IN3 IN4)
                        ' (0UT3)
                         (cir_simple '(g h) '(i)
                          (prim_chip (prim_xor)))))
                                                                                                                                             標斯
                     '(x1 x2 d e); Lista de cables de entrada
'(y1 y2 f) ; Lista de cables de salida
                                                                                                                                            Marca
Marca
Marca
                (define cir2
        PROBLEMS OUTPUT DEBUG CONSOLE TERMINAL PORTS COMMENTS
                                                                                                 \sum REPL (representacion-listas.rkt) + \vee \square \square \square \cdots
       racket --repl --eval '(enter! (file "/home/nicolas/Escritorio/taller1_flp/representacion-listas.rkt"))'

nicolas@Nicolas:-/Escritorio/taller1_flp$ racket --repl --eval '(enter! (file "/home/nicolas/Escritorio/talle
r1 flp/representacion-listas.rkt"))'
        Welcome to Racket v8.14 [cs].
"representacion-listas.rkt"> (comp_chip->in (cir_simple->ch (cir_comp->cir1 cir1)))
         "representacion-listas.rkt"> (cir comp? cir1)
         "representacion-listas.rkt"> (cir_comp->lcircs cirl)
'((cir_simple
            (d \overline{e})
            (comp-chip (IN3 IN4) (OUT3) (cir_simple (g h) (i) (prim-chip (chip-xor))))))
         "representacion-listas.rkt"> (cir_simple->ch (cir_comp->cir1 cir1))
         '(comp-chip
           (IN1 IN2)
(OUT1 OUT2)
           (cir simple (a b) (c) (prim-chip (chip-nand))))
         "representacion-listas.rkt">
```

```
representacion-listas.rkt - taller1_flp - Visual Studio Code
                                                                                                                                              8
       representacion-listas.rkt M X
                                                                                                                             ზ № 🗈 ...
Q
                (define cir2
(cir_comp
                    (cir_simple '(w1 w2) '(z1 z2) ; circuito simple (cir1)
                     (comp chip ; chip compuesto
                       '(INX INY)
                      '(OUTX OUTY)
                      (cir_comp ; circuito del chip compuesto
  (cir_simple '(k l) '(m)
먦
                         (prim_chip (prim_xor)))
                        (cir simple '(n o) '(p)
                          (prim_chip (prim_or))))
                       '(k l n o)
                       '(m p))))
                                                                                                                                   W.
                    (cir simple '(q r) '(s)
                      (prim_chip (prim_and))))
                                                                                                                                   W. Maria
                   '(wl w2 q r) ; cables de entrada
'(zl z2 s) ; cables de salida
                                                                                                                                  100
        PROBLEMS OUTPUT DEBUG CONSOLE TERMINAL PORTS COMMENTS
                                                                                          ∑ REPL (representacion-listas.rkt) + ∨ □ 🛍 ··· ∧
        racket --repl --eval '(enter! (file "/home/nicolas/Escritorio/taller1_flp/representacion-listas.rkt"))'
nicolas@Nicolas:~/Escritorio/taller1_flp$ racket --repl --eval '(enter! (file "/home/nicolas/Escritorio/
        taller1 flp/representacion-listas.rkt"))'
        Welcome to Racket v8.14 [cs].
"representacion-listas.rkt"> (cir_comp? cir2)
        #t
"representacion-listas.rkt"> (cir_comp->c1 cir2)
        '(w1 w2 q r)
        "representacion-listas.rkt"> (cir comp->c2 cir2)
        '(z1 z2 s)
        "representacion-listas.rkt"> (cir_comp->lcircs cir2)
        '((cir_simple (q r) (s) (prim-chip (chip-and))))
"representacion-listas.rkt"> (cir_simple? (cir_comp->cir1 cir2))
        "representacion-listas.rkt"> (comp chip->in (cir_simple->ch (cir_comp->cir1 cir2)))
        '(INX INY)
        "representacion-listas.rkt"> (comp chip->cir (cir simple->ch (cir comp->cir1 cir2)))
           (cir_simple (k l) (m) (prim-chip (chip-xor)))
((cir_simple (n o) (p) (prim-chip (chip-or))))
           (k l \overline{n} o)
           (m p))
        "representacion-listas.rkt">
(8)
```

```
8
                                           representacion-listas.rkt - taller1_flp - Visual Studio Code

    representacion-listas.rkt M 

    x

                                                                                                                       ზ № № Ш ...
Q
(define chip1
                 (comp_chip ; chip compuesto
                   '(IN A IN B)
                   '(OUT_A OUT_B)
                   (cir comp
<del>H</del>
                    (cir simple '(i1 i2) '(o1)
                      (prim chip (prim and)))
                                                                                                                             Mile.
                     (cir_simple '(i3 i4) '(o2)
                       (prim_chip (prim_nor))))
                                                                                                                             AL.
                    '(il i2 i3 i4); cables de entrada
'(ol o2)); cables de salida
                                                                                                                            Maria
Maria
Maria
                   OUTPUT DEBUG CONSOLE TERMINAL PORTS COMMENTS
                                                                                      racket --repl --eval '(enter! (file "/home/nicolas/Escritorio/taller1_flp/representacion-listas.rkt"))'
nicolas@Nicolas:~/Escritorio/taller1_flp$ racket --repl --eval '(enter! (file "/home/nicolas/Escritorio/talle
        r1_flp/representacion-listas.rkt"))'
       Welcome to Racket v8.14 [cs].
"representacion-listas.rkt"> (comp_chip? chip1)
        "representacion-listas.rkt"> (comp chip->in chip1)
        '(IN A IN B)
        "representacion-listas.rkt"> (comp_chip->out chip1)
        '(OUT_A OUT_B)
        "representacion-listas.rkt"> (comp_chip->cir chip1)
       '(cir_comp
(cir_simple (i1 i2) (o1) (prim-chip (chip-and)))
((cir_simple (i3 i4) (o2) (prim-chip (chip-nor))))
(i1 i2 i3 i4)
        "representacion-listas.rkt"> (cir_simple? (comp_chip->cir chip1))
        #f
        "representacion-listas.rkt"> (cir comp? (comp chip->cir chip1))
        "representacion-listas.rkt"> (cir_comp->cir1 (comp_chip->cir chip1))
        '(cir_simple (i1 i2) (o1) (prim-chip (chip-and)))
        "representacion-listas.rkt"> (cir_simple->c1 (cir_comp->cir1 (comp_chip->cir chip1)))
        "representacion-listas.rkt"> (cir_simple->c2 (cir_comp->cir1 (comp_chip->cir chip1)))
        "representacion-listas.rkt"> (cir_simple->ch (cir_comp->cir1 (comp_chip->cir chip1)))
        '(prim-chip (chip-and))
        "representacion-listas.rkt"> (cir_comp->lcircs (comp_chip->cir chip1))
(2)
        '((cir_simple (i3 i4) (o2) (prim-chip (chip-nor))))
"representacion-listas.rkt">
```

```
representacion-listas.rkt - taller1 flp - Visual Studio Code
                                                                                                                                           8
      representacion-listas.rkt M X
                                                                                                                           ზ № 🗆 ...
        representacion-listas.rkt
                (define chip2
                  (comp chip
                    '(IN_A IN_B IN_C) ; cables de entrada
'(OUT_X OUT_Y OUT_Z) ; cables de salida
                    (cir comp :
                     (cir_simple '(a b) '(x)
H<sub>1</sub>
                      (prim_chip (prim_xor)))
                     (cir_simple '(c d) '(y)
                       (prim_chip (prim_and)))
                      (cir_simple '(e f) '(z)
                       (comp_chip
        244
                        '(IN1 IN2)
                                                                                                                                100 sec.
                         '(OUT1)
                                                                                                                                (cir comp
                          (cir_simple '(g h) '(j)
                           (prim_chip (prim_or)))
                                                                                         ∑ REPL (representacion-listas.rkt) + ∨ □ ··· · ×
        racket --repl --eval '(enter! (file "/home/nicolas/Escritorio/taller1_flp/representacion-listas.rkt"))'
      nicolas@Nicolas:~/Escritorio/taller1_flp$ racket --repl --eval '(enter! (file "/home/nicolas/Escritorio/talle
r1_flp/representacion-listas.rkt"))'
        Welcome to Racket v8.14 [cs].
"representacion-listas.rkt"> (comp_chip? chip2)
        "representacion-listas.rkt"> (comp_chip->in chip2)
        '(IN_A IN_B IN_C)
"representacion-listas.rkt"> (comp_chip->out_chip2)
'(OUT_X OUT_Y OUT_Z)
        "representacion-listas.rkt"> (comp chip->cir chip2)
        '(cir comp
           (cir_simple (a b) (x) (prim-chip (chip-xor)))
           ((cir_simple (c d) (y) (prim-chip (chip-and)))
            (cir_simple (e f)
             (comp-chip
              (IN1 IN2)
              (cir_comp
               (cir_simple (g h) (j) (prim-chip (chip-or)))
((cir_simple (k l) (m) (prim-chip (chip-not))))
(g h k l)
(j m)))))
           (a b c d e f)
(x y z))
(8)
        "representacion-listas.rkt"> (cir_simple? (cir_comp->cir1 (comp_chip->cir chip2)))
         "representacion-listas.rkt">
```

```
(define circuito5
        (cir comp
          '(aa)
          (cir_comp
            '(w x y)
            (cir_simple '(a b) '(w)
              (prim_chip (prim_nor)))
            (list
              (cir_simple '(c d) '(x)
                (prim_chip (prim_or)))
              (cir_simple '(w x) '(y)
                 (prim_chip (prim_and)))))
          (list
            (cir_simple '(y z) '(aa)
              (prim_chip (prim_xor))))))
          OUTPUT
                   DEBUG CONSOLE
                                  TERMINAL

∑ REP

                                                    circuito5)
"taller1_flp\\representacion-procedimientos.rkt"> (cir_simple?
"taller1_flp\\representacion-procedimientos.rkt"> (cir_comp?
"taller1_flp\\representacion-procedimientos.rkt"> (circuito5 1)
"taller1_flp\\representacion-procedimientos.rkt"> (circuito5 2)
"taller1_flp\\representacion-procedimientos.rkt"> (circuito5 3)
```

```
(define circuito6
           '(a b c d ee)
          (cir_comp
             '(a b c d)
             '(bb cc dd)
            (cir simple '(a b) '(bb)
               (prim_chip (prim_and)))
            (list
              (cir_simple '(c d) '(cc)
                 (prim_chip (prim_xor)))
              (cir_simple '(bb cc) '(dd)
                 (prim_chip (prim_nor)))))
          (list
             (cir_simple '(dd ee) '(ff)
              (prim_chip (prim_nand))))))
                                  TERMINAL
                                                                      ∑ REPL (representa
PS C:\Users\Ander\Desktop\FLP\Flp_taller 1> racket --repl --eval '(enter! (file \"
er 1/taller1_flp/representacion-procedimientos.rkt\"))'
```

```
(define chip6
        (comp_chip
          (cir_comp
            (cir_simple '(a b) '(bb)
              (prim chip (prim and)))
            (list
               (cir_simple '(c d) '(cc)
                 (prim_chip (prim_xor)))
               (cir_simple '(bb cc) '(dd)
                 (prim_chip (prim_nor)))))
          (list
             (cir_simple '(dd ee) '(ff)
               (prim_chip (prim_nand)))))))
                                  TERMINAL
                                                                      ≥ REPL (representacion-pre
PS C:\Users\Ander\Desktop\FLP\Flp_taller 1> racket --repl --eval '(enter! (file \"c:/Us
er 1/taller1_flp/representacion-procedimientos.rkt\"))'
```

```
(define chip3
        (comp_chip
         '(INA INB INC)
          '(a b c d p)
          (cir_comp
             '(a b c d)
            (cir simple '(a b) '(m)
               (prim_chip (prim_nand)))
            (list
               (cir_simple '(c d) '(n)
                 (prim_chip (prim_nor)))
               (cir simple '(m n) '(o)
                 (prim_chip (prim_xor)))))
          (list
            (cir_simple '(o p) '(q)
               (prim_chip (prim_and))))))
                                  TERMINAL
                                                                     ∑ REPL (representa
er 1/taller1_flp/representacion-procedimientos.rkt\"))'
"taller1_flp\\representacion-procedimientos.rkt"> (comp_chip? chip3)
"taller1_flp\\representacion-procedimientos.rkt"> (comp_chip->in chip3)
```

```
195 ∛√ (define chip2
        (comp_chip
        '(INA INB)
        '(OUTA OUTB)
       (cir_comp
          '(a b c d k)
          '(1 m)
          (cir_comp
            '(a b c d)
            '(h i j)
            (cir_simple '(a b) '(h)
              (prim_chip (prim_or)))
            (list
              (cir_simple '(c d) '(i)
                (prim_chip (prim_xor)))
              (cir_simple '(h i) '(j)
                (prim_chip (prim_and)))))
          (list
            (cir_simple '(j k) '(l)
              (prim_chip (prim_nand)))))))
                                                                     ∑ REPL (rep
                                 TERMINAL
"taller1_flp\\representacion-procedimientos.rkt"> (chip2 1)
"taller1_flp\\representacion-procedimientos.rkt"> (chip2 2)
```

## CAPTURAS DATATYPE

```
👔 representacion-datatype.rkt M 🗙
representacion-datatype.rkt
        (define cir3
          (cir_comp
            (cir_simple '(A B) '(S1)
              (prim_chip (prim_xor)))
            (list
              (cir_simple '(S1 C) '(OUT1)
                 (prim_chip (prim_and)))
              (cir_simple '(C D) '(OUT2)
               (prim_chip (prim_or)))
            '(A B C D)
            '(OUT1 OUT2)
          (define cir_comp1
          (cir_comp
                                                                                                                \Sigma REPL (representacion-datatype.rkt) + \vee \square
 PROBLEMS OUTPUT DEBUG CONSOLE TERMINAL PORTS COMMENTS
PS C:\Users\ruizq\Desktop\taller1_flp> racket --repl --eval '(enter! (file \"c:/Users/ruizq/Desktop/taller1_flp/representacion-datatype.rkt\"))'
Welcome to Racket v8.14 [cs].
"representacion-datatype.rkt"> (chip? cir1)
#f
 "representacion-datatype.rkt"> (circuito? cir2)
#t
 "representacion-datatype.rkt"> (chip? cir_comp1)
#f
 "representacion-datatype.rkt"> (circuito? cir_comp2)
 "representacion-datatype.rkt">
```

```
👔 representacion-datatype.rkt M 🗴
nepresentacion-datatype.rkt
                                                                                                                                                            (define cir2
          (cir_comp
  (cir_simple '(A B) '(X)
             (list
               (cir_simple '(C D) '(Y)
               (prim_chip (prim_or)))
(cir_simple '(X Y) '(OUT1)
                                                                                                                                                            And Williams
                 (prim_chip (prim_nand)))
             '(A B C D)
            '(OUT1)
        (define cir3
           (cir_comp
             (cir_simple '(A B) '(S1)
               (prim_chip (prim_xor)))
            OUTPUT DEBUG CONSOLE TERMINAL PORTS COMMENTS
                                                                                                                      \Sigma REPL (representacion-datatype.rkt) + \vee \square \stackrel{.}{\square} ·
 #t
"representacion-datatype.rkt"> (chip? cir_comp1)
  "representacion-datatype.rkt"> (circuito? cir_comp2)
 #t
"representacion-datatype.rkt"> (chip? cir3)
  "representacion-datatype.rkt"> (circuito? cir3)
 #t
"representacion-datatype.rkt"> (chip? cir_comp2)
 "representacion-datatype.rkt"> (circuito? cir_comp1)
 #t
"representacion-datatype.rkt">
```

## CAPTURAS PARSER-UNPARSER:







